To install click the Add extension button. That's it.

The source code for the WIKI 2 extension is being checked by specialists of the Mozilla Foundation, Google, and Apple. You could also do it yourself at any point in time.

4,5
Kelly Slayton
Congratulations on this excellent venture… what a great idea!
Alexander Grigorievskiy
I use WIKI 2 every day and almost forgot how the original Wikipedia looks like.
Live Statistics
Spanish Articles
Improved in 24 Hours
Added in 24 Hours
Languages
Recent
Show all languages
What we do. Every page goes through several hundred of perfecting techniques; in live mode. Quite the same Wikipedia. Just better.
.
Leo
Newton
Brights
Milds

De Wikipedia, la enciclopedia libre

SDR SDRAM

Micron MT48LC8M16A2
Información
Tipo norma técnica

SDR SDRAM (de las siglas en inglés Single Data Rate Synchronous Dynamic Random-Access Memory) es un tipo de memoria RAM, de la familia de las SDRAM usadas ya desde principios de 1970.[1][2]

YouTube Encyclopedic

  • 1/1
    Views:
    4 079
  • Different Types of Ram & Rom | Types of Ram | Types of Rom {Hindi}

Transcription

Visión general

Las memorias SDR SDRAM son memorias síncronas, con tiempos de acceso de entre 25 y 10 ns y que se presentan en módulos DIMM de 168 contactos.

Está muy extendida la creencia de que se llama SDRAM a secas, y que la denominación SDR SDRAM es para diferenciarla de la memoria DDR, pero no es así, simplemente se extendió muy rápido la denominación incorrecta. El nombre correcto es SDR SDRAM ya que ambas (tanto la SDR como la DDR) son memorias síncronas dinámicas. El tamaño máximo de memoria en este tipo de RAM es de 512mb.

Historia

Fueron utilizadas en los microprocesadores Pentium II, Pentium III, así como en los AMD K6, AMD Athlon K7 y Duron.[3]

Sucesor

DDR SDRAM

DDR SDRAM (de las siglas en inglés Double Data Rate Synchronous Dynamic Random-Access Memory) conocida también como memorias DIMM, sucesoras de las memorias SIM de 72 pines. Es un tipo de memoria RAM, de la familia de las SDRAM.

Versión detallada

Los chips están hechos con una variedad de tamaños de bus de datos (los más comunes de 4, 8 o 16 bits), pero los chips son generalmente montados en módulos DIMM de 168 pines que leen o escriben 64 (sin corrección de errores) o 72 (con corrección de errores) bits a la vez.

El uso del bus de datos es complejo y requiere un controlador de memoria DRAM complejo, ya que los datos a escribir en la memoria DRAM deben presentarse en el mismo ciclo que el comando de escritura, pero la lectura produce una salida 2 o 3 ciclos después del comando correspondiente. El controlador de memoria DRAM debe asegurarse de que el bus de datos nunca se requiere para escritura y lectura simultáneamente

Las frecuencias típicas de la SDR SDRAM son de 66, 100 y 133 MHz (periodos de 15, 10, y 7,5 ns). Frecuencias de reloj de hasta 150 MHz estaban disponibles para los entusiastas del rendimiento.

Estándares[4]

Nombre estándar Velocidad del bus Tiempo entre señales Velocidad del módulo Datos transferidos por segundo Nombre del módulo Máxima capacidad de transferencia
SDR-66 15 ns 66,6 MHz 66 Millones PC-66 533 MB/s
SDR-100 10 ns 100 MHz 100 Millones PC-100 800 MB/s
SDR-133 7,5 ns 133,3 MHz 133 Millones PC-133 1066 MB/s

Referencias

Esta página se editó por última vez el 18 dic 2023 a las 13:19.
Basis of this page is in Wikipedia. Text is available under the CC BY-SA 3.0 Unported License. Non-text media are available under their specified licenses. Wikipedia® is a registered trademark of the Wikimedia Foundation, Inc. WIKI 2 is an independent company and has no affiliation with Wikimedia Foundation.